电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 扫码下载手机洽洽

    随时找料

    即刻洽谈

    点击下载PC版
  • 公众号

    电子元器件

    采购信息平台

  • 移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

74LS373

浏览次数:2590次 更新时间:2020-07-08 12:00

本词条由 用户提供,如果涉嫌侵权,请与我们客服联系,我们核实后将及时处理。

74LS373中文资料规格参数

74LS373概述

741s373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D触发器,在单片机系统中为了扩展外部存储器,通常需要一块741s373芯片


特性

当三态允许控制端 OE 为低电平时,Q0~Q7为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,Q0~Q7 呈高阻态,既不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。

74LS373工作原理

(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);

(2).当1脚是低电平时,只要11脚(锁存控制端, G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、 7、8、13、14、 17、18的状态.

锁存端LE由高变低时,输出端8位信息被锁存,直到LE端再次有效。当三态门使能信号0E为低电平时,三态门导通,允许Q0~Q7输出,0E为高电平时,输出悬空。

74LS373引脚图

image.png

74LS373数据手册

厂商 PDF简要描述 下载
TI
74LS373是三态输出的八D锁存器,共有54S373和74LS373两种线路。373 的输出端 Q0~Q7 可直接与总线相连。
PDF
供应商 数量 厂商 批号 封装 交易说明 仓库
12
S
06+
DIP
现货热卖
深圳
128
HITACHI/日立
SOP
16
NS/美国国半
SOIC
只做原装
890
PANASONIC/松下
DIP20
散新
23300
XBLW/芯伯乐
23+
DIP
优质品牌,优选好芯,质量保障,性价比更优
深圳

74LS373推广供应商 更多

供应商 型号 品牌 批号 封装 交易说明
还没有找到您要购买的库存? 发布求购信息,更多供应商将主动与您联系! 发布求购

74LS373市场趋势

按周 按月> 查看更长周期> 最近30天

市场热度

按周 按月> 查看更长周期> 最近30天

价格趋势
Baidu
map